UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 

Praktikum für systematischen Entwurf programmierbarer Logikbausteine (PR PLD)2.5 ECTS
(englische Bezeichnung: Laboratory Design Methodology for Programmable Logic Devices)

Modulverantwortliche/r: Alexander Kölpin
Lehrende: Alexander Kölpin


Startsemester: SS 2015Dauer: 1 SemesterTurnus: halbjährlich (WS+SS)
Präsenzzeit: 45 Std.Eigenstudium: 30 Std.Sprache: Deutsch

Lehrveranstaltungen:


Inhalt:

In diesem Praktikum wird eine Einführung in den systematischen Entwurf Programmierbarer Logikbausteine geben. Außerdem werden Grundkenntnisse in der Hardwarebeschreibungs- und Programmiersprache VHDL vermittelt. Auch alternative Eingabeformate, wie die Fuse-Map oder über Einfügen von Schaltplänen werden vorgestellt. Nach der Simulation werden die erstellten Programme auf realer Hardware, einem FPGA-Board, per „In-System-Programmierung“ getestet. Es besteht Anwesenheitspflicht.

Lernziele und Kompetenzen:

  • Die Studierenden erlangen grundlegende Kenntnisse in VHDL
  • Die Studierenden verstehen die der Hardware-Programmierung zu Grunde liegenden Systematik

  • Die Studierenden analysieren und vergleichen unterschiedliche Ansätze von Hardware-Beschreibungsmöglichkeiten

  • Die Studierenden vertiefen die Grundlagen der Digitaltechnik

  • Die Studierenden erlangen die Fähigkeit, einfache Problemstellungen systematisch in eine Hardwarebeschreibung umzusetzen

Literatur:

Tietze/Schenk: Halbleiter-Schaltungstechnik, Springer Verlag

Organisatorisches:

Vorkenntnisse: Grundlagen digitaler Schaltungen


Weitere Informationen:

Schlüsselwörter: Digitale Schaltungen, Schaltnetze, Schaltwerke, PLD, FPGA, VHDL, Altera, Simulation

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:
Das Modul ist im Kontext der folgenden Studienfächer/Vertiefungsrichtungen verwendbar:

  1. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2007 | Studienrichtungen (Wahlpflichtmodule) | Studienrichtung Allgemeine Elektrotechnik | Laborpraktika Allgemeine Elektrotechnik | Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD))
  2. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2007 | Studienrichtungen (Wahlpflichtmodule) | Studienrichtung Mikroelektronik | Laborpraktika Mikroelektronik | Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD))
  3. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2007 | Studienrichtungen (Wahlpflichtmodule) | Studienrichtung Informationstechnik | Laborpraktika Informationstechnik | Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD))
  4. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science): 5-6. Semester
    (Po-Vers. 2009 | Studienrichtungen | Studienrichtung Allgemeine Elektrotechnik | Laborpraktika Allgemeine Elektrotechnik)
  5. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science): 5-6. Semester
    (Po-Vers. 2009 | Studienrichtungen | Studienrichtung Mikroelektronik | Laborpraktika Mikroelektronik)
  6. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science): 5-6. Semester
    (Po-Vers. 2009 | Studienrichtungen | Studienrichtung Informationstechnik | Laborpraktika Informationstechnik)
  7. Elektrotechnik, Elektronik und Informationstechnik (Master of Science): 1-4. Semester
    (Po-Vers. 2010 | Studienrichtung Allgemeine Elektrotechnik | Laborpraktika Allgemeine Elektrotechnik)
  8. Elektrotechnik, Elektronik und Informationstechnik (Master of Science): 1-4. Semester
    (Po-Vers. 2010 | Studienrichtung Mikroelektronik | Laborpraktika Mikroelektronik)
  9. Elektrotechnik, Elektronik und Informationstechnik (Master of Science): 1-4. Semester
    (Po-Vers. 2010 | Studienrichtung Informationstechnik | Laborpraktika Informationstechnik)
  10. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | Masterprüfung | Studienrichtung Allgemeine Elektrotechnik | Hauptseminar und Laborpraktikum Allgemeine Elektrotechnik)
  11. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | Masterprüfung | Studienrichtung Mikroelektronik | Hauptseminar und Laborpraktikum Mikroelektronik)
  12. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | Masterprüfung | Studienrichtung Informationstechnik | Hauptseminar und Laborpraktikum Informationstechnik)
  13. Informations- und Kommunikationstechnik (Bachelor of Science)
    (Po-Vers. 2007 | Wahlpflichtmodule, Wahlmodule, Seminar, Praktikum | Praktikum oder Projektarbeit)
  14. Informations- und Kommunikationstechnik (Bachelor of Science)
    (Po-Vers. 2009 | Wahlpflichtmodule, Wahlmodule, Seminar, Praktika, Bachelorarbeit | Praktikum oder Projektarbeit)
  15. Informations- und Kommunikationstechnik (Master of Science)
    (Po-Vers. 2010 | Wahlbereiche, Praktika, Seminar, Masterarbeit | Praktikum oder Projektarbeit)
  16. Wirtschaftsingenieurwesen (Bachelor of Science): 3. Semester
    (Po-Vers. 2008 | Studienrichtung Informations- und Kommunikationssysteme | weiterer Bachelorprüfungen | Ingenieurwissenschaftlicher Bereich | Wahlbereich | Hochschulpraktikum | Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD))
  17. Wirtschaftsingenieurwesen (Bachelor of Science): 3. Semester
    (Po-Vers. 2009 | Studienrichtung Informations- und Kommunikationssysteme | weiterer Bachelorprüfungen | Ingenieurwissenschaftlicher Bereich | Wahlbereich | Hochschulpraktikum | Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD))
  18. Wirtschaftsingenieurwesen (Master of Science): 2. Semester
    (Po-Vers. 2009 | Ingenieurwissenschaftliche Studienrichtungen | Hochschulpraktikum Studienrichtung Informations- und Kommunikationssysteme | Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD))

Studien-/Prüfungsleistungen:

Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD) (Prüfungsnummer: 77201)
Studienleistung, Praktikumsleistung, unbenotet

Erstablegung: SS 20151. Wdh.: keine Wiederholung, 2. Wdh.: keine Wiederholung
1. Prüfer: Alexander Kölpin

UnivIS ist ein Produkt der Config eG, Buckenhof