UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 
>>

Praktikum für systematischen Entwurf programmierbarer Logikbausteine (PR PLD)2.5 ECTS
(englische Bezeichnung: Laboratory Systematic Design with Programmable Logic Devices)
(Prüfungsordnungsmodul: Praktikum oder Projektarbeit)

Modulverantwortliche/r: Alexander Kölpin
Lehrende: Alexander Kölpin


Startsemester: WS 2014/2015Dauer: 1 SemesterTurnus: halbjährlich (WS+SS)
Präsenzzeit: 30 Std.Eigenstudium: 45 Std.Sprache: Deutsch

Lehrveranstaltungen:


Inhalt:

In diesem Praktikum wird eine Einführung in den systematischen Entwurf Programmierbarer Logikbausteine geben. Außerdem werden Grundkenntnisse in der Hardwarebeschreibungs- und Programmiersprache VHDL vermittelt. Auch alternative Eingabeformate, wie die Fuse-Map oder über Einfügen von Schaltplänen werden vorgestellt. Nach der Simulation werden die erstellten Programme auf realer Hardware, einem FPGA-Board, per „In-System-Programmierung“ getestet. Es besteht Anwesenheitspflicht.

Lernziele und Kompetenzen:

  • Die Studierenden erlangen grundlegende Kenntnisse in VHDL
  • Die Studierenden verstehen die der Hardware-Programmierung zu Grunde liegenden Systematik

  • Die Studierenden analysieren und vergleichen unterschiedliche Ansätze von Hardware-Beschreibungsmöglichkeiten

  • Die Studierenden vertiefen die Grundlagen der Digitaltechnik

  • Die Studierenden erlangen die Fähigkeit, einfache Problemstellungen systematisch in eine Hardwarebeschreibung umzusetzen

Literatur:

Tietze/Schenk: Halbleiter-Schaltungstechnik, Springer Verlag

Bemerkung:

Anmeldung über "mein Campus"

Organisatorisches:

Vorkenntnisse: Grundlagen digitaler Schaltungen


Weitere Informationen:

Schlüsselwörter: Digitale Schaltungen, Schaltnetze, Schaltwerke, PLD, FPGA, VHDL, Altera, Simulation
www: http://www.lte.eei.uni-erlangen.de

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Informations- und Kommunikationstechnik (Bachelor of Science)
    (Po-Vers. 2009 | Wahlpflichtmodule, Wahlmodule, Seminar, Praktika, Bachelorarbeit | Praktikum oder Projektarbeit)
Dieses Modul ist daneben auch in den Studienfächern "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)", "Elektrotechnik, Elektronik und Informationstechnik (Master of Science)", "Wirtschaftsingenieurwesen (Bachelor of Science)", "Wirtschaftsingenieurwesen (Master of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD)_ (Prüfungsnummer: 77201)

(englischer Titel: Laboratory Systematic Design with Programmable Logic Devices_)

Studienleistung, Praktikumsleistung, unbenotet

Erstablegung: WS 2014/2015
1. Prüfer: Alexander Kölpin

UnivIS ist ein Produkt der Config eG, Buckenhof