UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 
Mathematik (Bachelor of Science) >>

CPU Entwurf mit VHDL (Schwerpunkt VHDL) (CPUV)5 ECTS
(englische Bezeichnung: CPU Design with VHDL (Focus VHDL))
(Prüfungsordnungsmodul: Vertiefungsmodul Rechnerarchitektur)

Modulverantwortliche/r: Dietmar Fey
Lehrende: Marc Reichenbach


Startsemester: SS 2015Dauer: 1 SemesterTurnus: jährlich (SS)
Präsenzzeit: 60 Std.Eigenstudium: 90 Std.Sprache:

Lehrveranstaltungen:


Inhalt:

Vorlesung:

  • Hardware-Entwurf in VHDL

  • Hardware-Design-Flow (Synthese für ASIC und FPGA)

  • Simulation

  • Synthesefähige VHDL-Beschreibungen

  • Grundschaltungen der Rechnerarchitektur in VHDL (für ASIC und FPGA)

  • Hardware-Debugging

  • Einführung in Verifikations-Techniken

Übung:

  • Vertiefung der theoretischen Inhalte der Vorlesung

  • schrittweiser Entwurf eines einfachen Prozessors

  • Implementierung und Test auf FPGA-Board

Lernziele und Kompetenzen:

Die Studierenden

  • erwerben fundierte Kenntnisse im Architektur-Aufbau mit Hilfe der Hardware-Berschreibungssprache VHDL

  • erlernen den Umgang mit aktuellen Entwicklungs- und Simulationsumgebungen

  • erlernen wichtige VHDL-Entwurfs-Prinzipien für die Realisierung synthesefähiger Schaltungen für ASICs und FPGAs

  • erhalten eine Einführung in praxisrelevante Verifikationstechniken

  • vertiefen und erproben in den Übungen die theoretisch behandelten Inhalte der Vorlesung anhand praktischer Beispiele

Literatur:

  • Lehrbuch: VHDL-Synthese, Reichardt
  • Lehrbuch: The Designer's Guide to VHDL, Ashenden


Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Mathematik (Bachelor of Science)
    (Po-Vers. 2015w | Bachelorprüfung | Nebenfach Informatik | Vertiefungsmodule | Vertiefungsmodul Rechnerarchitektur)
Dieses Modul ist daneben auch in den Studienfächern "Informatik (Bachelor of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

CPU-Design (Prüfungsnummer: 743544)
Untertitel: Schwerpunkt VHDL
Prüfungsleistung, mündliche Prüfung, Dauer (in Minuten): 30, benotet
Anteil an der Berechnung der Modulnote: 100.0 %

Erstablegung: SS 2015, 1. Wdh.: WS 2015/2016
1. Prüfer: Dietmar Fey

UnivIS ist ein Produkt der Config eG, Buckenhof