UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 
Informations- und Kommunikationstechnik (Master of Science) >>

SoC-Entwurf (PR-SoCD)2.5 ECTS
(englische Bezeichnung: Design of SoCs)
(Prüfungsordnungsmodul: Praktikum oder Projektarbeit)

Modulverantwortliche/r: Daniel Ziener
Lehrende: Daniel Ziener, Bernhard Schmidt


Startsemester: WS 2014/2015Dauer: 1 SemesterTurnus: halbjährlich (WS+SS)
Präsenzzeit: 45 Std.Eigenstudium: 30 Std.Sprache: Deutsch

Lehrveranstaltungen:

    • SoC-Entwurf
      (Praktikum, 3 SWS, Daniel Ziener et al., Blockveranstaltung 9.3.2015-13.3.2015 Mo-Mi, Fr, 9:00 - 19:00, 02.133-128)

Inhalt:

Ein Systems-on-a-Chip (SoC) besteht aus einem oder mehreren Prozessoren sowie weiteren Komponenten, wie Speicher, Bussen, Co-Prozessoren, Hardware-Beschleunigern und IP-Cores, welche auf einem einzelnen Chip realisiert werden.
Das Praktikum behandelt die Grundlagen zum Entwurf von SoCs. Dabei werden grundlegende Methoden sowie ausgewählte Werkzeuge und Programmiersprachen vorgestellt. Der Inhalt wird in Fachvorträgen sowie praktischen Übungen vermittelt. Außerdem wird exemplarisch ein SoC auf einer FPGA-Plattform betrachtet. Im Einzelnen werden dabei folgende Punkten behandelt:

  • Einführung SoC-Entwurf

  • Einleitung Hardware/Software-Entwurf

  • SoC-Entwurfswerkzeug Xilinx EDK

  • SoC-Entwurf mit dem Open-Source-Prozessor LEON3

  • Programmierung und Analyse der FPGA-Plattform

Lernziele und Kompetenzen:


Fachkompetenz
Verstehen
  • Die Studierenden verstehen den Entwurfsfluss zur Umsetzung von SoC-Systemen durch FPGAs unter Verwendung moderner CAD-Tools und VHDL.
  • Die Studierenden verstehen den Einsatz von IP-Cores.

Anwenden
  • Die Studierenden erlernen den Entwurf von SoC-Systemen auf eine individuelle Aufgabestellung anzuwenden.
Erschaffen
  • Die Studierenden entwerfen eigene IP-Cores bzw. VHDL-Module.
Sozialkompetenz
  • Die Studierenden erlernen die Fähigkeit, SoC-Systeme mit Hilfe moderner CAD-Tools im Team zu konzipieren und zu implementieren.


Weitere Informationen:

www: http://www12.informatik.uni-erlangen.de/edu/socd

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Informations- und Kommunikationstechnik (Master of Science)
    (Po-Vers. 2010 | Wahlbereiche, Praktika, Seminar, Masterarbeit | Praktikum oder Projektarbeit)
Dieses Modul ist daneben auch in den Studienfächern "Informations- und Kommunikationstechnik (Bachelor of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

Praktikum_ (Prüfungsnummer: 18001)
Studienleistung, Studienleistung, unbenotet

Erstablegung: WS 2014/20151. Wdh.: keine Wiederholung, 2. Wdh.: keine Wiederholung
1. Prüfer: Daniel Ziener

UnivIS ist ein Produkt der Config eG, Buckenhof