UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 
Elektrotechnik, Elektronik und Informationstechnik (Master of Science) >>

Praktikum für systematischen Entwurf programmierbarer Logikbausteine (PR PLD)2.5 ECTS
(englische Bezeichnung: Laboratory Design Methodology for Programmable Logic Devices)
(Prüfungsordnungsmodul: Hauptseminar und Laborpraktikum Mikroelektronik)

Modulverantwortliche/r: Alexander Kölpin
Lehrende: Alexander Kölpin


Startsemester: SS 2015Dauer: 1 SemesterTurnus: halbjährlich (WS+SS)
Präsenzzeit: 45 Std.Eigenstudium: 30 Std.Sprache: Deutsch

Lehrveranstaltungen:


Inhalt:

In diesem Praktikum wird eine Einführung in den systematischen Entwurf Programmierbarer Logikbausteine geben. Außerdem werden Grundkenntnisse in der Hardwarebeschreibungs- und Programmiersprache VHDL vermittelt. Auch alternative Eingabeformate, wie die Fuse-Map oder über Einfügen von Schaltplänen werden vorgestellt. Nach der Simulation werden die erstellten Programme auf realer Hardware, einem FPGA-Board, per „In-System-Programmierung“ getestet. Es besteht Anwesenheitspflicht.

Lernziele und Kompetenzen:

  • Die Studierenden erlangen grundlegende Kenntnisse in VHDL
  • Die Studierenden verstehen die der Hardware-Programmierung zu Grunde liegenden Systematik

  • Die Studierenden analysieren und vergleichen unterschiedliche Ansätze von Hardware-Beschreibungsmöglichkeiten

  • Die Studierenden vertiefen die Grundlagen der Digitaltechnik

  • Die Studierenden erlangen die Fähigkeit, einfache Problemstellungen systematisch in eine Hardwarebeschreibung umzusetzen

Literatur:

Tietze/Schenk: Halbleiter-Schaltungstechnik, Springer Verlag

Organisatorisches:

Vorkenntnisse: Grundlagen digitaler Schaltungen


Weitere Informationen:

Schlüsselwörter: Digitale Schaltungen, Schaltnetze, Schaltwerke, PLD, FPGA, VHDL, Altera, Simulation

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | Masterprüfung | Studienrichtung Mikroelektronik | Hauptseminar und Laborpraktikum Mikroelektronik)
Dieses Modul ist daneben auch in den Studienfächern "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)", "Informations- und Kommunikationstechnik (Bachelor of Science)", "Informations- und Kommunikationstechnik (Master of Science)", "Wirtschaftsingenieurwesen (Bachelor of Science)", "Wirtschaftsingenieurwesen (Master of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD) (Prüfungsnummer: 77201)
Studienleistung, Praktikumsleistung, unbenotet

Erstablegung: SS 20151. Wdh.: keine Wiederholung, 2. Wdh.: keine Wiederholung
1. Prüfer: Alexander Kölpin

UnivIS ist ein Produkt der Config eG, Buckenhof