UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 
Elektrotechnik, Elektronik und Informationstechnik (Master of Science) >>

Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)2.5 ECTS
(englische Bezeichnung: Digital Design Lab II)
(Prüfungsordnungsmodul: Hauptseminar und Laborpraktikum Mikroelektronik)

Modulverantwortliche/r: Gürkan Uygur
Lehrende: Gürkan Uygur


Startsemester: SS 2015Dauer: 1 SemesterTurnus: jährlich (SS)
Präsenzzeit: 45 Std.Eigenstudium: 30 Std.Sprache: Deutsch

Lehrveranstaltungen:


Empfohlene Voraussetzungen:

Es wird empfohlen, folgende Module zu absolvieren, bevor dieses Modul belegt wird:

Entwurf Integrierter Schaltungen I (WS 2014/2015)
Entwurf Integrierter Schaltungen II (SS 2014)


Inhalt:

Im Praktikum Entwurf Integrierter Schaltungen II geht es um Automaten und ihre asynchrone Realisierung sowie die Beschreibung dynamischer Effekte durch Vierwertigkeit. Motiviert ist die Unter-suchung asynchroner Schaltungen durch ihre Vorteile gegenüber synchronen, wie Robustheit, weniger Abstrahlung, weniger Energieverbrauch und höhere Geschwindigkeit. Eine synchrone Schaltung muss etwa auf eine Taktflanke warten, eine asynchrone Schaltung hingegen ist in ihrer Geschwindigkeit nur durch die Laufzeit ihrer Gatter beschränkt. Allerdings wirken sich hier kurzzeitige Fehler, wie etwa Hazards, weit stärker aus, da es keine Synchronisation durch einen Takt gibt. Die Untersuchung eben dieser vielversprechenden Schaltungsstrukturen sowie der korrekte Umgang mit dynamischen Effekten ist daher das Ziel dieses Praktikums.

  • Einführung der Vierwertigkeit zur Veranschaulichung der dynamischen Effekte bei der Zweiwertigkeit

  • Untersuchung der wesentlichen Effekte logischer Schaltungen an Beispielen

  • Wiederholung der notwendigen Methoden aus der digitalen Schaltungstechnik

  • Aufbau von Automaten am Steckbrett

  • Aufbau von Automaten in einer µC-Umgebung

  • Koppeln der Automaten zu einem Gesamtsystem

  • Realisierung eines Geschicklichkeitspiel aus den gekoppelten Automaten

Lernziele und Kompetenzen:

FACHKOMPETENZ
Verstehen

  • erklären die Vierwertigkeit und veranschaulichen dynamische Effekte

  • formulieren die Vor- und Nachteile einer asynchronen Schaltung gegenüber einer synchronen

Erschaffen

  • entwerfen einen Automaten in einer µC-Umgebung

  • erstellen eines Komplettsystems aus mehreren Automaten

LERN- BZW. METHODENKOMPETENZ

  • erwerben praktische Erfahrungen im Erstellen von Automaten mit einer µC-Umgebung

SELBSTKOMPETENZ

  • können in Gruppen kooperativ arbeiten und verbinden die einzelnen Automaten zu einem Gesamtsystem

Organisatorisches:

Anmeldung im Sekretariat 01.037 des LZS, Paul-Gordan-Str. 5 (Röthelheim-Campus), Tel. 85-23100 oder mailto:lzs-sek@fau.de Voraussetzung: V+Ü Entwurf Integrierter Schaltungen I und/oder V+Ü Entwurf Integrierter Schaltungen II


Weitere Informationen:

Schlüsselwörter: Full Custom Layout, digitaler IC-Entwurf, ASIC, CMOS, Modellierung, Dimensionierung, Simulation
www: http://www.lzs.eei.uni-erlangen.de/praktika/preis2

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | Masterprüfung | Studienrichtung Mikroelektronik | Hauptseminar und Laborpraktikum Mikroelektronik)
Dieses Modul ist daneben auch in den Studienfächern "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

Praktikum Entwurf Integrierter Schaltungen II (Prüfungsnummer: 605944)

(englischer Titel: Digital Design Lab II)

Studienleistung, Praktikumsleistung, unbenotet

Erstablegung: SS 2015, 1. Wdh.: WS 2015/2016
1. Prüfer: Sebastian M. Sattler

UnivIS ist ein Produkt der Config eG, Buckenhof